当前位置: X-MOL首页全球导师 国内导师 › 吴金

个人简介

东南大学无锡校区(IC学院)教授,博士生导师。长期从事半导体器件、CMOS模拟及数模混合集成电路与系统等方面的教学和科研工作,主讲CMOS模拟集成电路设计等专业课程,参与过国家重大专项、国家重点研发任务等工作,同时主持完成多项国家自然基金和江苏省基金、横向合作课题研究等项目,在单光子探测读出电路和系统设计等领域取得了多项创新性研究成果。在IEEE Trans on CAS-II、IEEE Trans on TIM、IEEE PTL等期刊发表SCI学术论文30余篇,出版著作1本,申请的国家发明专利已授权20余项。指导学生参加集创赛和华为杯等专业学科竞赛共获全国一等奖6项。 教育经历 1993.5-1996.12 在职攻读博士学位 1988.9-1991.3 东南大学微电子与固体电子学硕士研究生 1984.9-1988.7 东南大学半导体器件与物理专业本科生 1978.9-1984.7 南京市第一中学 工作经历 2003.7-2024.3 东南大学无锡校区 教授 1991.4-2003.6 东南大学电子科学与工程学院 教师

研究领域

1、单光子 探测技术领域内的读出电路芯片设计 2、 数模混合 IC 设计

近期论文

查看导师新发文章 (温馨提示:请注意重名现象,建议点开原文通过作者单位确认)

1. A Wide Dynamic Range and low bit error pixel TDC suitable for array application, IEEE Trans.on CAS- II, Published online: 2019 . 1 (SCI) 2. 64 × 64 GM-APD array based readout integrated circuit for 3D imaging applications, SCIENCE CHINA, Information Sciences, Published online: 2019 . 1 (SCI) 3. A hybrid time-to-digital converter based on sliding scale technique suitable for random time-of-flight measurement, Analog Integrated Circuits and Signal Processing. Published online: 2018.9.24 (SCI) 4. Implementation of a High-Precision and Wide-Range Time-to-Digital Converter with Three-Level Conversion Scheme , IEEE Trans. on CAS-II, 64(2):181-185, 2017. (SCI) 5. Low-jitter delay-locked loop applied for two-segment TDC , IET Circuits, Devices & Systems , 12 (1): 17-24 , 2018. (SCI) 6. A hybrid time-to-digital converter based on residual time extraction and amplification , Microelectronics Journal , Vol: 63, pp: 148-154, 2017. (SCI) 7. Static and dynamic analysis methods for multi-branches biasing Circuits,Journal of Circuits, Systems, and Computers, 27(13): 1830008-1~24, 2018. (SCI) 8. Temperature Compensated and Gated CMOS Ring Oscillator for Time-to-Digital Converter Application , Analog Integrated Circuits and Signal Processing , 90(3): 513-521, 2017 (SCI) 9. A novel time-to-digital converter based on low jitter phase locked loop , IETE Journal of Research , 63(3): 336-345 , 2017. (SCI)

推荐链接
down
wechat
bug